NEWS

新闻中心

专业、创新、精准、可靠是每一个容测人的价值观,愿我们携手共赢!

EMC测试问题|有一个方法解决不少电磁兼容的问题

发布时间:2021-09-06 14:37

随着信号上升沿时间的减小,信号频率的提高,电子产品的EMI问题,也来越受到电子工程师的重视。高速pcb设计的成功,对EMI的贡献越来越受到重视,几乎60%的EMI问题可以通过高速PCB来控制解决。

1、高速信号走线屏蔽规则

EMI

如上图所示:在高速的PCB设计中,时钟等关键的高速信号线,则需要进行屏蔽处理,如果没有屏蔽或只屏蔽了部分,都是会造成EMI的泄漏。建议屏蔽线,每1000mil,打孔接地。

2、高速信号的走线闭环规则

由于PCB板的密度越来越高,很多PCB layout工程师在走线的过程中,很容易出现这种失误,如下图所示:

PCB

时钟信号等高速信号网络,在多层的PCB走线的时候产生了闭环的结果,这样的闭环结果将产生环形天线,增加EMI的辐射强度。

3、高速信号的走线开环规则

规则二提到高速信号的闭环会造成EMI辐射,同样的开环同样会造成EMI辐射,如下图所示:

EMI辐射

时钟信号等高速信号网络,在多层的PCB走线的时候产生了开环的结果,这样的开环结果将产生线形天线,增加EMI的辐射强度。在设计中我们也要避免。

4、高速信号的特性阻抗连续规则

高速信号,在层与层之间切换的时候必须保证特性阻抗的连续,否则会增加EMI的辐射,如下图:

EMI辐射

也就是:同层的布线的宽度必须连续,不同层的走线阻抗必须连续。

5、高速PCB设计的布线方向规则

相邻两层间的走线必须遵循垂直走线的原则,否则会造成线间的串扰,增加EMI辐射,如下图:

高速PCB设计的布线

相邻的布线层遵循横平竖垂的布线方向,垂直的布线可以抑制线间的串扰。

6、高速PCB设计中的拓扑结构规则

在高速PCB设计中有两个最为重要的内容,就是线路板特性阻抗的控制和多负载情况下的拓扑结构的设计。在高速的情况下,可以说拓扑结构的是否合理直接决定,产品的成功还是失败。

高速PCB设计中的拓扑结构规则

如上图所示,就是我们经常用到的菊花链式拓扑结构。这种拓扑结构一般用于几Mhz的情况下为益。高速的拓扑结构我们建议使用后端的星形对称结构。

7、检查信号线的长度和信号的频率是否构成谐振,即当布线长度为信号波长1/4的时候的整数倍时,此布线将产生谐振,而谐振就会辐射电磁波,产生干扰。

走线长度的谐振规则

8、回流路径规则

回流路径规则

所有的高速信号必须有良好的回流路径。尽可能的保证时钟等高速信号的回流路径最小。否则会极大的增加辐射,并且辐射的大小和信号路径和回流路径所包围的面积成正比。

9、器件的退耦电容摆放规则

器件的退耦电容摆放规则

退耦电容的摆放的位置非常的重要。不合理的摆放位置,是根本起不到退耦的效果。退耦电容的摆放的原则是:靠近电源的管脚,并且电容的电源走线和地线所包围的面积最小。
 

【声明】文章信息来源于互联网,目的在于传递更多信息。如有侵权,请联系我们删除。


长沙容测电子有限公司致力于电磁兼容测试设备的研发以及电磁兼容测试技术的推广普及,全力为客户提供专业的EMC测试产品和解决方案。emc测试设备主要有:军工EMC测试设备,新能源汽车EMC测试设备,48V汽车电子可编程电源,汽车电气性能测试设备,BCI大电流注入,群脉冲发生器,雷击浪涌发生器,阻尼振荡波测试仪,静电放电发生器,电压跌落发生器等。
 

友情链接: 仪器 | emc测试设备 |

欢迎来到长沙容测电子股份有限公司
欢迎来到长沙容测电子股份有限公司
请留下您的信息,我们会尽快回复您
  • *
  • *
  • *
  • *